關(guān)于k1048,k10這個問題很多朋友還不知道,今天小六來為大家解答以上的問題,現(xiàn)在讓我們一起來看看吧!
1、K10也就是通常俗稱的K8L,是AMD現(xiàn)有K8架構(gòu)產(chǎn)品的繼任者(沒有K9),在架構(gòu)上有所進步。
2、首先,K10將引入共享緩存,同時每個核心擁有自己的一級緩存和二級緩存。
3、如果處理器請求的數(shù)據(jù)存在于一級緩存中,則直接載入;如果在任何一個二級緩存中,則直接或者通過交叉開關(guān)載入一級緩存,并將二級緩存中的原數(shù)據(jù)標(biāo)記為無效,這也是AMD的獨特設(shè)計。
4、K10的整合內(nèi)存控制器(IMC)將有一些新特性,其將可以通過64-bit通道訪問內(nèi)存,使用ECC錯誤校驗的話則是72-bit,這樣可以令讀取和寫入數(shù)據(jù)同步進行,提高多核CPU在無序訪問中的效率。
5、而在CPU的超頻性能方面,K10將采用分離式能耗設(shè)計IMC也可以根據(jù)各個處理器核心獨立自定頻率和電壓,這將令到玩家在超頻時可以忽略內(nèi)存的頻率。
6、而在多核心CPU的通信設(shè)計方面,K10依然采用內(nèi)部的交叉開關(guān),全部在處理器之內(nèi)完成,效率更高。
7、擴展資料AMD 于2001年10月推出了K8架構(gòu)。
8、盡管K8和K7采用了一樣數(shù)目的浮點調(diào)度程序窗口(scheduling window ),但是整數(shù)單元從K7的18個擴充到了24個,此外,AMD 將K7中的分支預(yù)測單元做了改進。
9、global history counter buffer(用于記錄CPU 在某段時間內(nèi)對數(shù)據(jù)的訪問,稱之為全歷史計數(shù)緩沖器)比起Athlon來足足大了4倍,并在分支測錯前流水線中可以容納更多指令數(shù),AMD 在整數(shù)調(diào)度程序上的改進讓K8的管線深度比Athlon多出2級。
10、增加兩級線管深度的目的在于提升K8的核心頻率。
11、在K8中,AMD 增加了后備式轉(zhuǎn)換緩沖,這是為了應(yīng)對Opteron在服務(wù)器應(yīng)用中的超大內(nèi)存需求。
12、參考資料來源:百度百科——K10參考資料來源:百度百科——amd。
本文分享完畢,希望對大家有所幫助。
標(biāo)簽:
免責(zé)聲明:本文由用戶上傳,如有侵權(quán)請聯(lián)系刪除!